略 称 | アドレス | ビット | 内 容 |
---|---|---|---|
AIACK | 25FE00A8H | 0 | A-Bus割り込みアクノリッジ出力有効ビット(=0:無効/=1:有効) |
ARFEN | 25FE00B8H | 4 | A-Busリフレッシュ出力有効ビット(=0:無効/=1:有効) |
ARWT3-0 | 25FE00B8H | 3-0 | A-Busリフレッシュウェイト数 |
A0BW3-0 | 25FE00B0H | 27-24 | CS0空間、バーストサイクルウェイト数設定ビット |
A0EWT | 25FE00B0H | 28 | CS0空間、外部ウェイト有効ビット(=0:無効/=1:有効) |
A0LN1-0 | 25FE00B0H | 19-18 | CS0空間、バーストレングス設定ビット |
A0PRD | 25FE00B0H | 31 | CS0空間、先読み有効ビット(=0:無効/=1:有効) |
A0RPC | 25FE00B0H | 29 | CS0空間、リード後プリチャージ挿入ビット |
A0NW3-0 | 25FE00B0H | 23-20 | CS0空間、ノーマルサイクルウェイト数設定ビット |
A0SZ | 25FE00B0H | 16 | CS0空間、バスサイズ設定ビット |
A0WPC | 25FE00B0H | 30 | CS0空間、ライト後プリチャージ挿入ビット |
A1BW3-0 | 25FE00B0H | 11-8 | CS1空間、バーストサイクルウェイト数設定ビット |
A1EWT | 25FE00B0H | 12 | CS1空間、外部ウェイト有効ビット(=0:無効/=1:有効) |
A1LN1-0 | 25FE00B0H | 3-2 | CS1空間、バーストレングス設定ビット |
A1NW3-0 | 25FE00B0H | 7-4 | CS1空間、ノーマルサイクルウェイト数設定ビット |
A1PRD | 25FE00B0H | 15 | CS1空間、先読み有効ビット(=0:無効/=1:有効) |
A1RPC | 25FE00B0H | 13 | CS1空間、リード後プリチャージ挿入ビット |
A1SZ | 25FE00B0H | 0 | CS1空間、バスサイズ設定ビット |
A1WPC | 25FE00B0H | 14 | CS1空間、ライト後プリチャージ挿入ビット |
A2EWT | 25FE00B4H | 28 | CS2空間、外部ウェイト有効ビット(=0:無効/=1:有効) |
A2LN1-0 | 25FE00B4H | 19-18 | CS2空間、バーストレングス設定ビット |
A2PRD | 25FE00B4H | 31 | CS2空間、先読み有効ビット(=0:無効/=1:有効) |
A2RPC | 25FE00B4H | 29 | CS2空間、リード後プリチャージ挿入ビット |
A2SZ | 25FE00B4H | 16 | CS2空間、バスサイズ設定ビット |
A2WPC | 25FE00B4H | 30 | CS2空間、ライト後プリチャージ挿入ビット |
A3BW3-0 | 25FE00B4H | 11-8 | 予備空間、バーストサイクルウェイト数設定ビット |
A3EWT | 25FE00B4H | 12 | 予備空間、外部ウェイト有効ビット(=0:無効/=1:有効) |
A3LN1-0 | 25FE00B4H | 3-2 | 予備空間、バーストレングス設定ビット |
A3NW3-0 | 25FE00B4H | 7-4 | 予備空間、ノーマルサイクルウェイト数設定ビット |
A3PRD | 25FE00B4H | 15 | 予備空間、先読み有効ビット(=0:無効/=1:有効) |
A3RPC | 25FE00B4H | 13 | 予備空間、リード後プリチャージ挿入ビット |
A3SZ | 25FE00B4H | 0 | 予備空間、バスサイズ設定ビット |
A3WPC | 25FE00B4H | 14 | 予備空間、ライト後プリチャージ挿入ビット |
C | 25FE0080H | 20 | DSPプログラム制御ポート、キャリーフラグ |
DACSA | 25FE007CH | 20 | DMA A-Busアクセスフラグ(=0:非アクセス/=1:アクセス) |
DACSB | 25FE007CH | 21 | DMA B-Busアクセスフラグ(=0:非アクセス/=1:アクセス) |
DACSD | 25FE007CH | 22 | DMA DSP-Busアクセスフラグ(=0:非アクセス/=1:アクセス) |
DDMV | 25FE007CH | 0 | DSP側のDMA動作中フラグ(=0:停止/=1:動作) |
DDWT | 25FE007CH | 1 | DSP側のDMA待機中フラグ(=0:停止/=1:待機) |
DSTOP | 25FE0060H | 0 | DMA強制停止ビット(=0:DMA動作可能/=1:DMA強制停止) |
D0BK | 25FE007CH | 16 | DMAレベル0中断中フラグ(=0:停止/=1:中断) |
D0C19-0 | 25FE0008H | 19-0 | DMAレベル0転送バイト数 |
D0EN | 25FE0010H | 8 | DMAレベル0許可ビット(=0:Disable/=1:Enable) |
D0FT2-0 | 25FE0014H | 2-0 | DMAレベル0起動要因選択ビット =000B:V-ブランク-IN受信and許可ビットセット =001B:V-ブランク-OUT受信and許可ビットセット =010B:H-ブランク-IN受信and許可ビットセット =011B:タイマ0受信and許可ビットセット =100B:タイマ1受信and許可ビットセット =101B:サウンドReq受信and許可ビットセット =110B:スプライト描画終了and許可ビットセット =111B:DMA起動ビットのセットand許可ビットセット |
D0GO | 25FE0010H | 0 | DMAレベル0起動ビット(=0:停止/=1:起動) |
D0MOD | 25FE0014H | 24 | DMAレベル0モードビット(=0:直接モード/=1:間接モード) |
D0MV | 25FE007CH | 4 | DMAレベル0動作中フラグ(=0:停止/=1:動作) |
D0RA | 25FE000CH | 8 | DMAレベル0読み込みアドレス加算値(=0:加算しない/=1:4Byte加算) |
D0RUP | 25FE0014H | 16 | DMAレベル0読み込みアドレス更新ビット |
D0R26-0 | 25FE0000H | 26-0 | DMAレベル0読み込みアドレス |
D0WT | 25FE007CH | 5 | DMAレベル0待機中フラグ(=0:停止/=1:待機) |
D0WUP | 25FE0014H | 8 | DMAレベル0書き出しアドレス更新ビット |
D0W26-0 | 25FE0004H | 26-0 | DMAレベル0書き出しアドレス |
D1BK | 25FE007CH | 17 | DMAレベル1中断中フラグ(=0:停止/=1:中断) |
D1C11-0 | 25FE0028H | 11-0 | DMAレベル1転送バイト数 |
D1EN | 25FE0030H | 8 | DMAレベル1許可ビット(=0:Disable/=1:Enable) |
D1FT2-0 | 25FE0034H | 2-0 | DMAレベル1起動要因選択ビット =000B:V-ブランク-IN受信and許可ビットセット =001B:V-ブランク-OUT受信and許可ビットセット =010B:H-ブランク-IN受信and許可ビットセット =011B:タイマ0受信and許可ビットセット =100B:タイマ1受信and許可ビットセット =101B:サウンドReq受信and許可ビットセット =110B:スプライト描画終了and許可ビットセット =111B:DMA起動ビットのセットand許可ビットセット |
D1GO | 25FE0030H | 0 | DMAレベル1起動ビット(=0:停止/=1:起動) |
D1MOD | 25FE0034H | 24 | DMAレベル1モードビット(=0:直接モード/=1:間接モード) |
D1MV | 25FE007CH | 8 | DMAレベル1動作中フラグ(=0:停止/=1:動作) |
D1RA | 25FE002CH | 8 | DMAレベル1読み込みアドレス加算値(=0:加算しない/=1:4Byte加算) |
D1RUP | 25FE0034H | 16 | DMAレベル1読み込みアドレス更新ビット |
D1R26-0 | 25FE0020H | 26-0 | DMAレベル1読み込みアドレス |
D1WA2-0 | 25FE002CH | 2-0 | DMAレベル1書き出しアドレス加算値 =000B:加算しない =001B:2Byte加算 =010B:4Byte加算 =011B:8Byte加算 =100B:16Byte加算 =101B:32Byte加算 =110B:64Byte加算 =111B:128Byte加算 |
D1WT | 25FE007CH | 9 | DMAレベル1待機中フラグ(=0:停止/=1:待機) |
D1WUP | 25FE0034H | 8 | DMAレベル1書き出しアドレス更新ビット |
D1W26-0 | 25FE0024H | 26-0 | DMAレベル1書き出しアドレス |
D2C11-0 | 25FE0048H | 11-0 | DMAレベル2転送バイト数 |
D2EN | 25FE0050H | 8 | DMAレベル2許可ビット(=0:Disable/=1:Enable) |
D2FT2-0 | 25FE0054H | 2-0 | DMAレベル2起動要因選択ビット =000B:V-ブランク-IN受信and許可ビットセット =001B:V-ブランク-OUT受信and許可ビットセット =010B:H-ブランク-IN受信and許可ビットセット =011B:タイマ0受信and許可ビットセット =100B:タイマ1受信and許可ビットセット =101B:サウンドReq受信and許可ビットセット =110B:スプライト描画終了and許可ビットセット =111B:DMA起動ビットのセットand許可ビットセット |
D2GO | 25FE0050H | 0 | DMAレベル2起動ビット(=0:停止/=1:起動) |
D2MOD | 25FE0054H | 24 | DMAレベル2モードビット(=0:直接モード/=1:間接モード) |
D2MV | 25FE007CH | 12 | DMAレベル2動作中フラグ(=0:停止/=1:動作) |
D2RA | 25FE004CH | 8 | DMAレベル2読み込みアドレス加算値(=0:加算しない/=1:4Byte加算) |
D2RUP | 25FE0054H | 16 | DMAレベル2読み込みアドレス更新ビット |
D2R26-0 | 25FE0040H | 26-0 | DMAレベル2読み込みアドレス |
D2WA2-0 | 25FE004CH | 2-0 | DMAレベル2書き出しアドレス加算値 =000B:加算しない =001B:2Byte加算 =010B:4Byte加算 =011B:8Byte加算 =100B:16Byte加算 =101B:32Byte加算 =110B:64Byte加算 =111B:128Byte加算 |
D2WT | 25FE007CH | 13 | DMAレベル2待機中フラグ(=0:停止/=1:待機) |
D2WUP | 25FE0054H | 8 | DMAレベル2書き出しアドレス更新ビット |
D2W26-0 | 25FE0044H | 26-0 | DMAレベル2書き出しアドレス |
E | 25FE0080H | 18 | DSPプログラム制御ポート、プログラム終了割り込みフラグ |
EP | 25FE0080H | 25 | DSPプログラム制御ポート、プログラム実行中の一時停止実行フラグ (=0:非実行/=1:実行) |
ES | 25FE0080H | 17 | DSPプログラム制御ポート、プログラムステップ実行制御ビット (=0:非実行/=1:実行) |
EX | 25FE0080H | 16 | DSPプログラム制御ポート、プログラム実行制御ビット (=0:非実行/=1:実行) |
IMS0 | 25FE00A0H | 0 | V-ブランク-IN割り込みマスクビット |
IMS1 | 25FE00A0H | 1 | V-ブランク-OUT割り込みマスクビット |
IMS2 | 25FE00A0H | 2 | H-ブランク-IN割り込みマスクビット |
IMS3 | 25FE00A0H | 3 | タイマ0割り込みマスクビット |
IMS4 | 25FE00A0H | 4 | タイマ1割り込みマスクビット |
IMS5 | 25FE00A0H | 5 | DSP終了割り込みマスクビット |
IMS6 | 25FE00A0H | 6 | サウンドリクエスト割り込みマスクビット |
IMS7 | 25FE00A0H | 7 | SMPC割り込みマスクビット |
IMS8 | 25FE00A0H | 8 | PAD割り込みマスクビット |
IMS9 | 25FE00A0H | 9 | レベル2-DMA終了割り込みマスクビット |
IMS10 | 25FE00A0H | 10 | レベル1-DMA終了割り込みマスクビット |
IMS11 | 25FE00A0H | 11 | レベル0-DMA終了割り込みマスクビット |
IMS12 | 25FE00A0H | 12 | DMAイリーガル割り込みマスクビット |
IMS13 | 25FE00A0H | 13 | スプライト描画終了割り込みマスクビット |
IMS15 | 25FE00A0H | 15 | A-Bus割り込みマスクビット |
IST0 | 25FE00A4H | 0 | V-ブランク-IN割り込みステータスビット |
IST1 | 25FE00A4H | 1 | V-ブランク-OUT割り込みステータスビット |
IST2 | 25FE00A4H | 2 | H-ブランク-IN割り込みステータスビット |
IST3 | 25FE00A4H | 3 | タイマ0割り込みステータスビット |
IST4 | 25FE00A4H | 4 | タイマ1割り込みステータスビット |
IST5 | 25FE00A4H | 5 | DSP終了割り込みステータスビット |
IST6 | 25FE00A4H | 6 | サウンドリクエスト割り込みステータスビット |
IST7 | 25FE00A4H | 7 | SMPC割り込みステータスビット |
IST8 | 25FE00A4H | 8 | PAD割り込みステータスビット |
IST9 | 25FE00A4H | 9 | レベル2-DMA終了割り込みステータスビット |
IST10 | 25FE00A4H | 10 | レベル1-DMA終了割り込みステータスビット |
IST11 | 25FE00A4H | 11 | レベル0-DMA終了割り込みステータスビット |
IST12 | 25FE00A4H | 12 | DMAイリーガル割り込みステータスビット |
IST13 | 25FE00A4H | 13 | スプライト描画終了割り込みステータスビット |
IST31-16 | 25FE00A4H | 31-16 | 外部割り込み15-0ステータスビット |
LE | 25FE0080H | 15 | DSPプログラム制御ポート、プログラムカウンタロード許可ビット (=0:非実行/=1:実行) |
PD31-0 | 25FE0084H | 31-0 | DSPプログラムRAMデータポート |
PR | 25FE0080H | 26 | DSPプログラム制御ポート、プログラム実行中の一時停止解除フラグ (=0:非実行/=1:実行) |
P7-0 | 25FE0080H | 7-0 | DSPプログラムRAMアドレス |
RA7-0 | 25FE0088H | 7-0 | DSPデータRAMアドレス |
RD31-0 | 25FE008CH | 31-0 | DSPデータRAMデータポート |
RSEL | 25FE00C4H | 0 | SD RAM選択ビット(=0:2Mbit×2/=1:4Mbit×2) |
S | 25FE0080H | 22 | DSPプログラム制御ポート、サインフラグ |
TENB | 25FE0098H | 0 | タイマイネーブルビット(=0:OFF/=1:ON) |
TO | 25FE0080H | 23 | DSPプログラム制御ポート、D0バス使用DMA実行中フラグ |
T0C9-0 | 25FE0090H | 9-0 | タイマ0コンペアデータ |
T1MD | 25FE0098H | 8 | タイマ1モードビット =0:毎ラインで発生 =1:タイマ0で指定したラインのみ発生 |
T1S8-0 | 25FE0094H | 8-0 | タイマ1セットデータ |
V | 25FE0080H | 19 | DSPプログラム制御ポート、オーバーフローフラグ |
VER3-0 | 25FE00C8H | 3-0 | SCUチップバージョンナンバ |
Z | 25FE0080H | 21 | DSPプログラム制御ポート、ゼロフラグ |